شیفت ریجستر
STPIC6C595TTR
Power logic 8-bit shift register
کیفیت: ORIGINAL(distributor) پکیج: TSSOP-16
قیمت تک فروشی 305,314 ریال
قیمت عمده 292,489 ریال (10 به بالا)
قیمت ویژه 287,359 ریال (100 به بالا)
قیمت فوق العاده284,795 ریال (1000 به بالا)
قیمت تک فروشی 0.422 تتر با تخفیف
2.081.981.941.92
|
توضیحات
اين STPIC6C595 يک شيفت رجيستر 8 بيتي يکپارچه، ولتاژ متوسط و جريان کم است که براي استفاده در سيستم هايي طراحي شده است که به توان بار نسبتاً متوسطي مانند LED ها نياز دارند. اين دستگاه شامل يک گيره ولتاژ داخلي روي خروجي ها براي حفاظت گذرا القايي است. کاربردهاي درايور برق شامل رله ها، شير برقي و ساير بارهاي جريان کم يا ولتاژ متوسط است. اين دستگاه حاوي يک رجيستر شيفت موازي با ورودي سريال 8 بيتي است که يک رجيستر ذخيره سازي 8 بيتي نوع D را تغذيه مي کند. داده ها به ترتيب از طريق ساعت ثبت تغيير و ذخيره سازي (SRCK) و ساعت ثبت (RCK) منتقل مي شوند. دستگاه داده ها را از پورت خروجي سريال (SER OUT) در لبه بالارونده SRCK منتقل مي کند. هنگامي که shift register clear (CLR) زياد باشد، رجيستر ذخيره سازي داده ها را به بافر خروجي منتقل مي کند. وقتي CLR کم است، رجيستر شيفت ورودي پاک مي شود. هنگامي که فعال کردن خروجي (G) بالا نگه داشته مي شود، تمام داده ها در بافر خروجي پايين نگه داشته مي شوند و تمام خروجي هاي تخليه خاموش مي شوند. هنگامي که G پايين نگه داشته مي شود، داده هاي ذخيره سازي براي بافر خروجي شفاف است.
Description
This STPIC6C595 is a monolithic, mediumvoltage, low current power 8-bit shift register designed for use in systems that require relatively moderate load power such as LEDs. The device contains a built-in voltage clamp on the outputs for inductive transient protection. Power driver applications include relays, solenoids, and other low-current or medium-voltage loads. The device contains an 8-bit serial-in, parallel-out shift register that feeds an 8-bit D-type storage register. Data transfers through both the shift and storage register clock (SRCK) and the register clock (RCK), respectively. The device transfers data out the serial output (SER OUT) port on the rising edge of SRCK. The storage register transfers data to the output buffer when shift register clear (CLR) is high. When CLR is low, the input shift register is cleared. When output enable (G) is held high, all data in the output buffer is held low and all drain output are off. When G is held low, data from the storage register is transparent to the output buffer.
|
کلیه حقوق این سایت متعلق به فروشگاه Skytech می باشد