آی سی فلیپ فلاپ
74HC107D
Flip Flops DUAL J-K W/NEG-EDGE TRIG
کیفیت: ORIGINAL(distributor) پکیج: SOIC-14
قیمت تک فروشی 190,600 ریال
قیمت عمده 130,067 ریال (10 به بالا)
قیمت ویژه 127,645 ریال (100 به بالا)
قیمت فوق العاده126,435 ریال (1000 به بالا)
قیمت تک فروشی 0.263 تتر با تخفیف
1.440.960.940.93
|
توضیحات
74HC/HCT107 دستگاه هاي پرسرعت Si-gate CMOS هستند و با پين هاي کم مصرف Schottky TTL (LSTTL) سازگار هستند. آنها مطابق با استاندارد JEDEC شماره مشخص شده اند. 7A. 74HC/HCT107 فليپ فلاپهايي با لبه منفي دوگانه از نوع JK هستند که داراي وروديهاي جداگانه J، K، ساعت (nCP) و ريست (nR) هستند. همچنين خروجي هاي Q و Q مکمل. ورودي هاي J و K بايد يک زمان تنظيم قبل از انتقال ساعت از بالا به پايين براي عملکرد قابل پيش بيني پايدار باشند. تنظيم مجدد (nR) يک ورودي فعال ناهمزمان LOW است. وقتي LOW، ساعت و ورودي هاي داده را لغو مي کند، خروجي Q LOW و خروجي Q را مجبور مي کند. عملکرد ماشه اشميت در ورودي ساعت باعث مي شود مدار نسبت به زمان هاي افزايش و کاهش کندتر ساعت بسيار متحمل شود.
Description
The 74HC/HCT107 are high-speed Si-gate CMOS devices and are pin compatible with low power Schottky TTL (LSTTL). They are specified in compliance with JEDEC standard no. 7A. The 74HC/HCT107 are dual negative-edge triggered JK-type flip-flops featuring individual J, K, clock (nCP) and reset (nR) inputs; also complementary Q and Q outputs. The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock transition for predictable operation. The reset (nR) is an asynchronous active LOW input. When LOW, it overrides the clock and data inputs, forcing the Q output LOW and the Q output HIGH. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.
|
کلیه حقوق این سایت متعلق به فروشگاه Skytech می باشد