توضیحات
دستگاههاي Altera® ACEX 1K معماري کمهزينه و کارآمدي را با ترکيب معماري جدول جستجو (LUT) با EAB ارائه ميکنند. منطق مبتني بر LUT عملکرد و کارايي بهينهسازيشدهاي را براي طراحيهاي مسير داده، ثبت فشرده، رياضي يا پردازش سيگنال ديجيتال (DSP) ارائه ميکند، در حالي که EABها RAM، ROM، رم دو پورت يا اولين خروجي (FIFO) را پيادهسازي ميکنند. کارکرد. اين عناصر ACEX 1K را براي عملکردهاي پيچيده منطقي و عملکردهاي حافظه مانند پردازش سيگنال ديجيتال، دستکاري مسير داده گسترده، تبديل داده ها و ميکروکنترلرها، همانطور که در برنامه هاي ارتباطي با کارايي بالا مورد نياز است، مناسب مي کنند. معماري ACEX 1K بر اساس عناصر قابل تنظيم مجدد CMOS SRAM، تمام ويژگيهاي لازم براي پيادهسازي مگا توابع آرايه گيت رايج، همراه با تعداد پينهاي بالا براي فعال کردن يک رابط مؤثر با اجزاي سيستم را در خود جاي داده است. فرآيند پيشرفته و نياز ولتاژ پايين هسته 2.5 ولتي به دستگاه هاي ACEX 1K اجازه مي دهد تا نيازهاي برنامه هاي کم هزينه و با حجم بالا را از مودم هاي DSL تا سوئيچ هاي کم هزينه برآورده کنند.
Description
Altera® ACEX 1K devices provide a die-efficient, low-cost architecture by
combining look-up table (LUT) architecture with EABs. LUT-based logic
provides optimized performance and efficiency for data-path, register
intensive, mathematical, or digital signal processing (DSP) designs, while
EABs implement RAM, ROM, dual-port RAM, or first-in first-out (FIFO)
functions. These elements make ACEX 1K suitable for complex logic
functions and memory functions such as digital signal processing, wide
data-path manipulation, data transformation and microcontrollers, as
required in high-performance communications applications. Based on
reconfigurable CMOS SRAM elements, the ACEX 1K architecture
incorporates all features necessary to implement common gate array
megafunctions, along with a high pin count to enable an effective interface
with system components. The advanced process and the low voltage
requirement of the 2.5-V core allow ACEX 1K devices to meet the
requirements of low-cost, high-volume applications ranging from DSL
modems to low-cost switches.
|